logic gates tables

This commit is contained in:
sejo 2021-09-07 15:58:57 -05:00
parent ccf766c9af
commit e2a2e68aa3
2 changed files with 55 additions and 3 deletions

View File

@ -41,6 +41,18 @@ la salida es verdadera únicamente cuando todas sus entradas son verdaderas.
en cualquier otro caso, la salida es falsa. en cualquier otro caso, la salida es falsa.
+ <table>
+ <tr><th>inputs</th><th>output</th></tr>
+ <tr><td>00</td><td>0</td></tr>
+ <tr><td>01</td><td>0</td></tr>
+ <tr><td>10</td><td>0</td></tr>
+ <tr><td>11</td><td>1</td></tr>
+ </table>
& * inputs: 00, output: 0
& * inputs: 01, output: 0
& * inputs: 10, output: 0
& * inputs: 11, output: 1
## OR ## OR
@ -48,6 +60,18 @@ la salida es verdadera cuando aunque sea una de sus entradas sea verdadera.
únicamente cuando todas las entradas son falsas, su salida es falsa. únicamente cuando todas las entradas son falsas, su salida es falsa.
+ <table>
+ <tr><th>inputs</th><th>output</th></tr>
+ <tr><td>00</td><td>0</td></tr>
+ <tr><td>01</td><td>1</td></tr>
+ <tr><td>10</td><td>1</td></tr>
+ <tr><td>11</td><td>1</td></tr>
+ </table>
& * inputs: 00, output: 0
& * inputs: 01, output: 1
& * inputs: 10, output: 1
& * inputs: 11, output: 1
## XOR ## XOR
@ -55,6 +79,18 @@ la salida es verdadera cuando una y solo una de sus entradas sea verdadera.
en cualquier otro caso, la salida es falsa. en cualquier otro caso, la salida es falsa.
+ <table>
+ <tr><th>inputs</th><th>output</th></tr>
+ <tr><td>00</td><td>0</td></tr>
+ <tr><td>01</td><td>1</td></tr>
+ <tr><td>10</td><td>1</td></tr>
+ <tr><td>11</td><td>0</td></tr>
+ </table>
& * inputs: 00, output: 0
& * inputs: 01, output: 1
& * inputs: 10, output: 1
& * inputs: 11, output: 0
también la podemos describir así: la salida es verdadera cuando las entradas son diferentes, y es falsa cuando las entradas son iguales. también la podemos describir así: la salida es verdadera cuando las entradas son diferentes, y es falsa cuando las entradas son iguales.
@ -95,6 +131,18 @@ la salida es verdadera cuando aunque sea una de sus entrada es falsa.
únicamente cuando todas sus entradas son verdaderas, su salida es falsa. únicamente cuando todas sus entradas son verdaderas, su salida es falsa.
+ <table>
+ <tr><th>inputs</th><th>output</th></tr>
+ <tr><td>00</td><td>1</td></tr>
+ <tr><td>01</td><td>1</td></tr>
+ <tr><td>10</td><td>1</td></tr>
+ <tr><td>11</td><td>0</td></tr>
+ </table>
& * inputs: 00, output: 1
& * inputs: 01, output: 1
& * inputs: 10, output: 1
& * inputs: 11, output: 0
NAND es la otra compuerta universal. esto se debe en parte a que se convierte en NOT si sus dos entradas están conectadas como una sola. NAND es la otra compuerta universal. esto se debe en parte a que se convierte en NOT si sus dos entradas están conectadas como una sola.
por otro lado, NAND es equivalente a negar con NOT la salida de una compuerta AND. por otro lado, NAND es equivalente a negar con NOT la salida de una compuerta AND.

View File

@ -11,6 +11,7 @@ complete the {uxn tutorial}: publishing one "day" per week
other to-do's: other to-do's:
* change hello sprites example in {uxn tutorial day 2} to match the sprite blending table in the official docs (ordering and inversion of square) * change hello sprites example in {uxn tutorial day 2} to match the sprite blending table in the official docs (ordering and inversion of square)
* update the low nibble table for 2bpp to reflect changes in the ppu
# performances # performances
@ -50,11 +51,9 @@ create and add the following pages and resources:
* page: manifestos (e.g. human powered computation machines, abstracts) * page: manifestos (e.g. human powered computation machines, abstracts)
* page: postcards computer * page: postcards computer
* page(s) : references and inspiration
* page(s) : desfases? * page(s) : desfases?
* page: poñg * page: poñg
* page: tabletop paper computers * page: tabletop paper computers
* table of logic gates in {compuertas}
complete, organize and clean the following: complete, organize and clean the following:
@ -63,7 +62,12 @@ complete, organize and clean the following:
# and more # and more
* develop a turing machine simulator?
* develop a {computadora de papel} simulator? * develop a {computadora de papel} simulator?
* paper cards-based uxn implementation? * paper cards-based uxn implementation?
* uxn {verilog} implementation? * uxn {verilog} implementation?
# recently done
* page(s) : {references} and inspiration
* develop a turing machine simulator? {turingsim}
* table of logic gates in {compuertas}